Signalgeber-Demonstrator-Aufbau mit FPGA und ASIC (100GET)
Der Rahmen für das 100GET-Projekt ist das europäische Förderprogramm CELTIC. Der
Fokus liegt auf der Entwicklung von Technologien für die Bitübertragungsschicht (physical
layer), mit denen eine Datentransferrate von 100 Gbit/s ermöglicht werden soll. Da die
vorhandene Glasfaserkabelinfrastruktur weiterhin genutzt werden kann, besteht die Chance,
die Bandbreite des Internets kostengünstig zu erhöhen. Zur Analyse der Technologien
wird ein Demonstrator gebaut, mit dem über standardisierte Tests festgestellt werden kann,
welche Entwicklungen für den späteren Einsatz im Internet besonders geeignet sind.
Innerhalb des 100GET-Projekts wird als Teilprojekt die Generierung von 100-Gbit/s-Datenströmen
für den Demonstrator bearbeitet. Die Datenströme werden in einem FPGA
in hoher Parallelität generiert und synchronisiert, über schnelle ECL-Schaltungen serialisiert
und den optischen Sendebaugruppen zugeführt.
Projektleiter
Dr.-Ing. Frank Winkler
Projektmitarbeiter und Studenten
Prof. Dr. Beate Meffert,
Dipl.-Inf. Markus Appel,
Dipl.-Inf. Martin Brückner
Zusammenarbeit
Prof. Dr. Eckhard Graß,
Innovations for High Performance Microelectronics -
IHP
Frankfurt/Oder
Forschungsförderung
Europäisches Förderprogramm CELTIC (Celtic-Plus)
Hinweise an Dr. O. Hochmuth
03.04.2017, 16:50